论文部分内容阅读
介绍一种利用复杂可编程逻辑器件(CPLD),采用窗函数实现线性相位数字滤波器的设计,以低通数字滤波器为例说明应用FLEX10K器件的设计过程.设计中,从提高滤波器的处理速度出发,在传统结构的基础上导出减少乘、加次数的优化结构,并利用FLEX器件系列中的查找表LUT结构构成向量乘法器,快速完成乘、加运算,提高了滤波器的工作速度并节省了器件资源.