论文部分内容阅读
简要介绍了一个32位RISC微处理器芯片ARSO3的体系结构,阐述了处理器内部各个模块的功能。着重讨论了其中的Load/Store部件的设计,以及对关键路径的优化措施。Verilog仿真、综合和静态时序分析的的结果表明设计达到了预定要求。目前ARSO3微处理器已经进入后端流程,不久就将使用0.25微米的工艺进行流片。