用于移动SoC的超低功耗PCI Express 3.1 IP解决方案

来源 :今日电子 | 被引量 : 0次 | 上传用户:caculate
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
兼容PCI Express(PCIe)3.1规范的控制器和PHY知识产权(IP)解a决方案具有超低功耗,可以同时极大地降低移动系统级芯片(SoC)的工作和待机功耗。经硅验证的Synopsys DesignWare PC Ie 3.1 IP支持L1低功耗状态,并采用电源开关、分段电源层以及低待机功耗等电源门控技术,使待机功耗低于10μW/lane。
其他文献
1临床资料1.1基本情况:患者,司机,男性,21岁,因头痛2月,发热1周,昏迷1d,伴恶心、呕吐,呕吐物为胃内容物。于2008年10月11日入院,既往有慢性胃炎史,无有养鸽子史。2月前无明显诱因下出现头
哥哥6年后的年龄与弟弟4年前的年龄和是29岁.弟弟现在的年龄是两人年龄差的4倍。弟弟今年多少岁?
脑梗塞发病率高、致残率高,对脑梗塞的治疗,超早期(3-6h)可选溶栓治疗,但大多数患者并不能在时段接受治疗而错失最佳治疗时机。低分子肝素钠对脑梗塞治疗有明显疗效且安全可靠。现
期刊
山上有一片美丽的森林,森林中长着大树、野草,还有五颜六色的野花竞相开放。小动物们在这里追逐玩耍,日子过得很开心。
采用全冠和后牙根管螺纹桩及银汞合金联合修复后牙大面积牙体缺损无髓牙,取得良好效果,报告如下.
上周六,为庆祝我十周岁生日,爸爸带我去吃肯德基。一进门,我发现整个餐厅焕然一新,洗手问墙上一个崭新、漂亮的大石英钟映入我们的眼帘,深深地吸引着当数学老师的老爸。
Altera宣布将在其高性能FPGA和SoC中集成硬核浮点DSP模块,包括其正在发售的Altera 20nm Arria 10 FPGA和SoC中,以及未来的14nm Stratix 10 FPGA和SoC中。集成硬核浮点DSP模块结
我院自成立静脉药物配制中心以来,配制抗肿瘤药物万余例,均收到满意效果,现将护理体会报告如下: