论文部分内容阅读
针对直接由线性反馈移位寄存器(LFSR)产生的序列的线性复杂度太小,难以经受线性逼近攻击的问题。在研究序列密码设计理论和LFSR的并联理论的基础上,提出一种基于FPGA(Field Programmable Gate Array,现场可编程门阵列)的利用3个LFSR同步并联构成一个序列生成器的方法。利用VHDL(VHSIC Hardware Description Language)语言编写其实现程序,并应用FPGA设计工具Xilinx ISE7.1i,调用ModelSim SE6.1c对其进行仿真。仿真