基于自适应频率DPWM的数字控制Buck变换器

来源 :微电子学 | 被引量 : 0次 | 上传用户:wangying2880
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
为了用于固定频率电压模PWM控制,提出了一种基于自适应频率DPWM的数字控制Buck变换器.在负载阶跃响应时,DPID的输出值发生改变,以调制PWM信号的占空比;DPWM频率根据输出误差值而变化,提高了PWM信号的调制强度.通过小数分频和检测ADC输出,实现了DPWM频率的变化.采用分段调节的方式,有效改善了电路的瞬态响应.该Buck变换器基于0.18μm CMOS工艺设计.仿真结果表明,当负载电流在10~20 A范围变化时,过冲电压降低了5 mV,恢复时间缩短了10.5 μs,下冲电压降低了8 mV,恢复时间缩短了9.6 μs.
其他文献
基于一种新型低压降、高输出电阻镜像电流源,设计了一种高增益、高功耗效率全差分运算跨导放大器(OTA).该OTA基于0.18 μm CMOS工艺设计,电源电压为1.8V.在保证1.8VPP差分输出电压摆幅的前提下,获得了较高的直流电压增益.采用NMOS管差分对作为输入的套筒式结构.结果 表明,在2.3 mA偏置电流、2 pF负载电容下,该OTA具有119 dB的开环直流增益、526 MHz的增益带宽积和高达77 °的相位裕度.额外加入增益提高技术后,该OTA的开环直流增益可提高到153 dB.
基于AWSC 2μm的HBT工艺,设计了一种用于5G通信N77频段(3.3~4.2 GHz)的功率放大器.采用变压器匹配的方式,显著提高了功率放大器的增益、输出功率和功率附加效率,解决了放大电路级间匹配较难的问题.仿真和测试结果表明,在N77工作频段内,该功率放大器的增益为36~38 dBm,输出功率1 dB压缩点为37 dBm,输出功率1 dB压缩点处的功率附加效率为49.3%,输出功率28.5 dBm处的功率附加效率为16.5%、相邻频道泄漏比为-38.2 dBc.
介绍了一种应用于高速逐次逼近型模数转换器的新型高能效电容开关方案.基于2bit/cycle结构,采用两个分裂电容阵列作为数模转换器.通过单边充电操作,在减小电容阵列动态功耗和总面积的同时,提高了电容的建立速度.在最后一个量化周期中,只在电容阵列的单边引入共模电压基准,并只用一个比较器参与量化,在获得更高精度的同时,进一步降低了电容阵列的动态功耗.相比传统1bit/cycle电容开关方案,该新型电容开关方案在提升系统量化速度约2倍的同时,降低了电容阵列平均功耗83%,减小了电容总面积50%.相比其他2bit
基于2 μm InGaP/GaAs HBT工艺,设计并实现了一种用于LTE终端的高效率、高线性功率放大器.采用模拟预失真和相位补偿器抑制幅度失真和相位失真,实现了高线性度;利用二次谐波终端电容改变电路工作模式,减少时域电压电流的重叠损耗功率,提高了功率附加效率.结果 表明,在3.4V电源电压、2.8V偏置电压时,在工作频带815~915 MHz范围内,该功率放大器的增益大于29.5 dB,输入回波损耗小于-13.2 dB;在10 MHz LTE输入调制信号、28 dBm回退输出功率时,功率附加效率为39%
设计了一种皮安级电源电流的高精度电压基准源.采用一种新型的PVT(工艺、电源、温度)补偿技术,在保证超低功耗的同时,有效抑制了PVT变化对电路性能的影响,提高了基准电压的稳定性和精度.基于标准0.18μm CMOS工艺进行设计,采用Spectre进行仿真.结果 表明,在0.9~1.8V输入电源电压下,输出电压为755.5 mV,线性调整率为4.16×10-6/V,电源抑制比为-95.5 dB@10 Hz,3δ误差为0.11%.在-20℃~120℃范围内,平均温度系数为1.65×10-5/℃.室温环境下,典
基于0.18μm CMOS工艺,设计了一种锁定频率范围在1.8~2.4 GHz的电荷泵锁相环.采用高性能的鉴频鉴相器、电荷泵以及三阶Σ-△调制器,减小了输出时钟的参考杂散.在Σ-△调制器中引入线性反馈移位寄存器(LFSR),生成伪随机序列,进一步降低了小数杂散.仿真结果表明,在0.3~1.5 V输出电压范围内,锁相环的电流失配比仅为0.1%,小数杂散为-50 dBc@1 MHz.
基于40 V标准双极工艺,设计了一种低噪声精密运算放大器电路.该电路主要用于高精度、高分辨率系统.介绍了运算放大器总体架构以及工作原理,对低噪声精密运算放大器设计关键技术,如输入偏置电流降低、频率稳定性补偿、输入失调电压降低等,进行了分析.利用Spectre软件进行了仿真,并进行了流片验证.对芯片进行了实际测试,结果显示,在±15V工作电压条件下,该放大器的输入偏置电流为2 nA,输入失调电压为10μV,大信号电压增益为132 dB,共模抑制比为135 dB,电源抑制比130 dB.电路满足高精度、高分辨
提出了一种用于Buck变换器的开关电流型误差放大器(SC-EA).在Buck结构中,无需片外补偿即可使系统保持稳定,节省了芯片面积,功率密度更高.误差放大器的带宽随开关频率改变而自适应变化,在高频时仍具有较好稳定性和瞬态响应速度.使用开关电流型误差放大器的谷值电流模COT结构实现了片上频率补偿,省掉了片外元件,可实现多路并联均流,具有较快的瞬态响应速度.采用0.18 μm BCD工艺进行了电路设计.仿真结果表明,在6 MHz、1 MHz开关频率下,选用10 μF、70 μF输出电容即可达到环路稳定,实现自
基于55 nm CMOS工艺,设计了一种应用于24 GHz Doppler/FMCW双模式雷达系统的模拟基带电路(ABB).低通滤波器由两个改进型Tow-Thomas二阶节级联而成,实现了增益和带宽独立调节.采用一种基于7 bit可编程电流型数模转换器(IDAC)的两步逐次逼近型直流失调消除电路(SAR DCOC),可在Doppler模式10~600 Hz极低中频条件下,对混频器输出和基带自身直流失调进行消除.在IDAC和两级运放中混合使用BJT管,减小闪烁噪声,获得良好的低频噪声性能.后仿真结果表明,在
设计了一种速率达10 Gbit/s的基于频谱平衡的自适应CTLE.采用电感并联峰化技术和源极退化技术来提高线性均衡器的带宽和增益.通过有源混合滤波器同时调整低频部分和高频部分的截止频率,拓展基于频谱平衡自适应CTLE的速率范围.同时,采用直流失调抵消环路(DCOC)来减少失配误差.基于TSMC 0.18μm CMOS工艺进行仿真.仿真结果表明,10 Gbit/s PRBS7信号经过Nyquist频率处损耗达15.451 dB的45.72 cm FR4背板传输,再经均衡器均衡后,眼图张开度达到0.5 UI.