论文部分内容阅读
为提高XCP中三路调频信号鉴频解调的抗干扰性能,采用脉冲计数式鉴频解调法,鉴频中采用倍频技术,提高了鉴频灵敏度。由参考信号发生器产生正交CQR和同相CIR两个参考信号.利用这两个相互正交的同步信号,并行控制多路脉冲计数器实施数字鉴频。采用现场可编程逻辑门阵列FPGA进行鉴频器硬件电路设计来降低系统复杂度并提高系统稳定性。测试结果表明,系统完全满足精度及可靠性等方面要求。