论文部分内容阅读
本文利用FPGA实现了基于FFT算法与DA的FIR滤波器,在此基础上进行了规模和速度上的改进。通过MATLAB与MAX+PLUSⅡ的联合仿真,验证了FPGA的实现方案是可行的和高效的。比较了两种算法在资源消耗以及速度方面各自的优越性。结果表明,采用基于DA蝶形处理器的并行FFT算法实现的64阶FIR滤波器使用了1869个LC,基于规模改进DA实现的同阶FIR滤波器使用了1428个LC,前者的使用资源多但速度优于后者。