论文部分内容阅读
提出了一种快速以太网卡芯片时钟恢复电路的设计,包括体系结构、用于100BASE-TX的改进Mueller Muller算法、用于100BASE-FX的鉴相器以及产生多相时钟的电荷泵锁相环.该时钟产生电路经过TSMC 0.35 μm 1P5M CMOS工艺验证,工作电压为3.3 V.实验结果表明该时钟恢复电路能够满足以太网卡芯片的要求.