数字音频D类功放电源误差校正方法研究

来源 :电子设计工程 | 被引量 : 0次 | 上传用户:learn_vb
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
为了实时校正供电电源噪声引起的数字音频D类功放输出误差,提出一种基于FPGA的电源误差校正方法。使用高精度ADC芯片将电源纹波信号转化为数字量后送入FPGA,校正模块根据电源纹波的大小对数字音频D类功放Sigma-Delta调制器输入值进行预校正处理,从而实现在功放输出端有效的抑制电源噪声。经过实际电路测试,该方法可以有效的抑制电源噪声对数字音频D类功放的影响,电源抑制比达到36.78 dB。
其他文献
描述了一种汽车车身电子单元通用测试工装的设计方法,将测试工装分为上位机和下位机两部分,上位机与应用相关,它是测试项的组合体,在PC上以软件包组合的形式实现,下位机与应
以23例同期健康体检者为正常对照组,回顾性分析78例急性缺血性脑血管病患者[其中脑梗死(ACI)组59例,短暂性脑缺血发作(TIA)组19例]的血清MBP动态变化及其与梗塞体积大小的相关性
本文给出了等效应力σi-等效应变ei曲线实验测量的理论依据,并给出了一组实验数据。
本文介绍了一个微机实时监测与调度系统。该系统给出了改变大中型企业中传统的监测、调度方式、使用计算机完成这些工作的一个实例,通过系统设计与工程实践,解决了在强干扰环境
本文提出了一种新型扭振动力减振器的设计原理,它的固有频率半自动适应转轴的转速变化,从而使减振器在转轴的任何转速下都具有最佳减振效果,通常的减振只在转轴的一个很窄的转速
文中针对专用ASIC芯片实现HDLC协议针对性强,使用不灵活等特点,提出了使用FPGAIP核来实现HDLC接口的设计方案。HDLCIP核包括3个模块:对外接口模块、接收模块和发送模块。IP核接
患者男,34岁。因反复突发性胃脘部疼痛1a,伴纳差、恶心、时有呕吐,于2006年3月20日入院。患者曾在当地卫生室诊断为慢性胃炎,给予西米替丁、三九胃泰、吗丁啉等治疗,虽暂时缓解,但
本文将化学工程原理应用于药物控制释放这一交叉学科,针对膜相控制释放进行了动力学研究,建立、推敢“准稳态、环境浓度不断提高的释放动力学模型”,解决了现有模型”环境介质为
1989-2004年.我们对收治的437例结、直肠癌患者进行回顾性分析,探讨胆囊结石及胆囊切除术与女性右半结肠癌的关系。
针对多模式自动化存取系统的物资存储和上下架作业特点,讨论了物资入库上架的作业规则和流程,以物资下架出库作业效率为优化指标进行了入库上架过程的托盘物资存储货位分配。