论文部分内容阅读
VerilogHDL是EDA领域中电路设计必不可少的工具,利用它设计数字滤波器的最大优点就是可使设计更加灵活,它具有良好的结构化设计和行为建模能力。首先利用VerilogHDL对小波滤波器复杂算法电路建立结构化模型,然后根据改进的分布式算法(是一项重要的FPGA技术)和滤波电路结构图对小波滤波器进行行为建模。最后,利用QuartusⅡ、内部的波形仿真软件进行波形仿真和验证,并根据仿真结果对模型进行修改以达到设计要求。