论文部分内容阅读
设计并实现了一种2.5Gbit/s的信号发生器。利用锁相环技术将155.52MHz的信号倍频到2.5GHz,再把该信号作为时钟输入到伪随机序列发生模块中,得到了速率为2.5Gbit/s的伪随机序列输出。测试结果表明信号发生器的输出速率稳定在2.59Gbit/s,信噪比为21.34dB。而且该信号发生器具有价格低廉,结构紧密,使用方便的特点。