论文部分内容阅读
采用紧凑的17mm×17mmCSBGA封装的DS3100是较早用于SONET/SDH同步的单芯片时钟卡方案。它具有2路DPLL、4路APLL、14路输入、11路输出和2路完整的DS1/E1收发器,集成了中央时钟卡应用所需的全部功能。配合适当的TCXO或OCXO,该器件能够支持所有国际网络同步标准。该器件同时还大大简化了SONET/SDH端口设备的中央时钟电路的设计,DS3100的高集成度和灵活性省去了分离PLL设计与调节L,设计人员不再担心PCB板上敏感的模拟节点,也不必考虑传输函数,环路平衡或