论文部分内容阅读
提出了一种包含输入缓存FIFO、加法器及其控制逻辑、存储单元三个部分的电流注入累加模块(NodeIn—jected Current Accumulation,NICA),解决了流水线阻塞大,控制逻辑复杂、累加混合的问题,并在此基础上采取分批处理的方式,减少了累加的延时,最终节省了硬件资源.在Virtex-7690T开发板上综合布线后,得到了较好的硬件资源消耗结果,满足了EMTP系统的实时性仿真要求.