论文部分内容阅读
在在对循环排列码字(CPC)的特点进行分析之后,以某通信专网的群路接口为例,介绍了一种群路CPC收发器的硬件电路设计方案,给出了CPC译码表的生成算法,着重对电路的模块划分、功能及实现方法、寄存器设计及使用方式进行了详细说明,简要分析了该电路的检测性能。该设计采用现场可编程逻辑器件(FPGA)实现,资源占用较低,具有很好的移植性,简单修改后即可用于类似接口,是一种较为通用的CPC收发电路。