论文部分内容阅读
在合成孔径声纳的时域成像算法中,求解接收换能器到成像点之间的距离是其中重要的一步。由于求解距离需要使用两次平方、一次加法和一次开方运算,计算量之大使得在实时成像算法中常用查方法代替实时距离求解,但此方法既不精确也消耗了大量存储器以及前端总线资源。本文提出了一种基于现场可编程门阵列(Field Programmable Gate Array,FPGA)的单精度浮点高速距离求解的方法。实验表明,该方法可以实现单线程413.4M次/秒的距离求解,远高于通用处理器,且具有较小的FPGA资源占用。