论文部分内容阅读
锁相环(PLL)已经广泛应用于集成电路芯片之中,其功能涵盖了时钟缓冲器,时钟发生器与频率综合等各方面。本文设计了一种改进"电荷泵"电路结构的锁相环电路,相比传统的电荷泵锁相环,它可以扩展"压控振荡器"控制电压的动态范围至85%电源幅度,这可以提高"压控振荡器"高频段与低频段的性能,最终可以展宽锁相环的频率范围。本文电路设计基于40纳米低功耗工艺,分析了锁相环的原理.