论文部分内容阅读
介绍了带宽为700 kHz,14-bitΣΔ模数转换器中的降采样低通滤波器的设计.在整个滤波器的设计中,从结构上和硬件实现上入手,对电路结构进行优化,减小电路实现的复杂性,从而降低功耗和面积.在此基础上,完成了电路设计,用0.6 μm CMOS工艺综合实现,仿真结果显示,性能满足设计指标.