论文部分内容阅读
本设计采用FPGA产生数字信号发生器和伪随机信号发生器,通过三路不同截止频率的滤波器模拟出信号在信道中传输衰减情况,最后显示在示波器上,观察出眼图。整个系统由数字信号发生器、伪随机噪声信号发生器、低通滤波器、加法电路、数字信号分析电路,信号眼图显示器和单片机控制电路组成。最后通过对信号进行曼彻斯特编码并提取出编码中同步信号,在示波器上显示出眼图,实现了对数字信号传输性能的测试。