2.5Gb/s 16:1复用器电路设计

来源 :微计算机信息 | 被引量 : 0次 | 上传用户:l4992324
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
本文采用0.18μmCMOS工艺设计了用于2.5Gb/s收发器系统的16:1复用器电路。该电路采用数模混合的方法进行设计,第一级用数字电路实现16:4的复用,第二级用模拟电路实现4:1的复用,从而实现16:1的复用器。该电路采用SMIC0.18μm工艺模型,使用Virtuoso AMS Simulator工具进行了仿真。仿真结果表明,当电源电压为1.8V,温度范围为0~70℃时,电路可以工作在2.5b/s,功耗约为6mW。
其他文献
提出了一个基于.NET技术的可靠的、动态交互信息采集系统,介绍了它的设计思想和工作原理,详细阐述了整个系统关键部分的实现过程。试验结果表明,相比较过去其他技术开发的信
ICS-554整体电路在有限的空间内集成了ADC技术和数字信号处理器技术的功能芯片。在介绍ICS-554各个组成部分的同时,依据软件无线电解调理论,在实际操作当中通过设置各个组成部
本文讨论了7×3矩阵键盘的工作原理和Windows CE操作系统的矩阵键盘驱动程序模型.详细分析和阐述了嵌入式系统中手机键盘驱动程序的设计和实现方法。
论文给出了一种适用于PCI-Express接口的用0.18μm标准CMOS工艺实现的基于动态存储器(DRAM)内核的高速大容量先入先出存储器(FIFO)电路及其版图设计。电路采用分块和Cell级连
本文介绍了数字电视机顶盒基本原理,然后设计了以Hi2011芯片为核心的DVB-C机顶盒的硬件架构,并分析了机顶盒的软件实现问题,主要包括系统的软件结构、搜台算法的实现和数据库
随着软件开发技术不断的从基于组件方法向面向服务方法转变,本文提出了一种动态工作流模型。该模型通过抽象活动、选择规则、组合规则和Web服务插件将Web服务和动态工作流有
本文研究并实现了基于SOPC的高速数据采集系统,前端利用高速A/D将模拟信号转换成两路的数字信号交叉输出,应用乒乓操作的方式分别将每一路数字信号再交叉写入两路并行FIFO缓冲器
本文设计了一种基于RS485总线的智能抄表系统,并对其实现的核心部分:数据通讯过程的设计和实现进行了详细描述。系统主要包括以下几个部分:数据采集器和数据集中器构成的本地抄表通讯网络,数据远程通讯和计算机抄表管理软件。其中着重介绍了RS485总线数据通讯硬件设计,计算机与数据集中器的数据通讯和计算机抄表管理软件设计。
烧结厂处理的原料种类繁多,必须根据烧结生产过程的要求和烧结质量的要求进行精确的配料。本文针对实际需要,将死区PID算法运用于对配料的控制中,并详细介绍武钢烧结厂新二烧车
在列车不断提速的前提下,为保障机车的安全运行,开发基于无线网络的远程数据传输平台,实现地面机务部门对机车运行状况的监控和管理实为必要。本文简要介绍了一种基于GPRS无