论文部分内容阅读
介绍一种新型静态存储器——DDRⅡ SRAM(静态随机存储器)的存储器结构、与系统的接口连接、主要的操作时序。为实现动态背景信号生成,节省FPGA(现场可编程门阵列)内部资源,引入DDRⅡ SRAM存储基带信息,通过DDR控制器控制基带信息高速读取,实现信号生成。深入分析实际DDRⅡ SRAM工作原理及内部组成,利用FPGA实现存储器控制器的设计。基于软件无线电思想,通过它的快速、灵活、容易修改的特点,设计并实现在高速数据通信系统中,DDRⅡ SRAM用于处理器和接口连接的外设之间的数据交换。FPGA芯片