论文部分内容阅读
本文通过研究数字"抖动"的基本原理,以ALTERA公司CycloneⅡ系列FPGA为载体,在基于计数方式的数字PWM上使用数字"抖动"来提高DPWM的精度,精度达到500ps.介绍基于FPGA的数字"抖动"的实现过程,分析了数字"抖动"对输出纹波的影响以及对控制带宽的限制.并在以12V输入、1V输出Sync-Buck为主电路的样机上得以验证.