论文部分内容阅读
设计实现了一种IDEA算法(International Data Encryption Algorithm)加/解密模块。根据IDEA算法的基本原理设计了IDEA密码芯片,并采用了4级流水线结构。对主要影响算法实现效率的模乘运算转换为部分积模加运算。仿真和综合结果表明该模块在17.14MHz的时钟频率下可达到96Mb/sec的加/解密速率。