论文部分内容阅读
介绍了一种采用0.35μmCMOS工艺的开关电容结构采样/保持电路。电路采用差分单位增益结构,通过时序控制,降低了沟道注入电荷的影响;采用折叠共源共栅增益增强结构放大器,获得了要求的增益和带宽。经过电路模拟仿真,采样/保持电路在80MSPS、输入信号(Vpp)为2V、电源电压3V时,最大谐波失真为-90dB。该电路应用于一款80MSPS14位流水线结构A/D转换器。测试结果显示:A/D转换器的DNL为0.8/-0.9LSB,INL为3.1/-3.7LSB,SNR为70.2dB,SFDR为89.3dB。