论文部分内容阅读
针对传统通信易受干扰的问题,提出了一种基于CPLD和DDS跳频信号发生器的设计方案。其实现方法为:通过CPLD产生决定频率跳变次序的伪随机序列——m序列,并在CPLD中写入对DDS芯片AD9851的控制模块,将m序列转化为适于AD9851的控制字,实现数据的串并转换,完成CPLD和AD9851接口通信,使得输出载波信号频率不断随机跳变。实验表明:该设计方案具有电路设计简便、成本低、精度高、移植性好的优点,能够符合不同频率跳变速率的需求,可广泛应用于战地通信等领域。