论文部分内容阅读
逐次逼近型模数转换器,因其逐次逼近型寄存器而称为SARADC,广泛运用于要求最高18位分辨率和最高5 MSPS速率的应用中。其优势包括尺寸小、功耗低、无流水线延迟和易用。主机处理器可以通过多种串行和并行接口(如SPI、I^2C和LVDS)访问或控制ADC。讨论了一种可靠、完整数字接口的设计技术,包括数字电源电平和序列、启动期间的I/O状态、接口时序、信号质量以及数字活动导致的误差。