ASIC综合后的静态验证方法的研究

来源 :微电子学 | 被引量 : 0次 | 上传用户:fffdsa4te
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
介绍了基于深亚微米CMOS工艺ASIC电路设计流程中的静态验证方法.将这种验证方法与以往的动态验证方法进行了比较,结果表明,前者比后者更加高效和准确.由此可以说明,静态验证完全可以取代动态验证,并且静态验证比动态验证更加适合超大规模集成电路的发展趋势.
其他文献
根据高速、高精度锁相环抖动测量的需要,提出了一种对抖动线性放大的方法。这种方法将ps级的抖动放大为一定脉宽的脉冲信号,然后再通过一些简单的测试电路,对放大后的脉冲信号进
内容包括遵化民兵拆毁敌人碉堡照、八路军冲锋陷阵剪影、时任司令员李运昌用过的望远镜等,冀热辽抗日根据地是抗战时期中国共产党领导的晋察冀抗日民主根据地的组成部分,这些
系统比较了几种不同栅结构短沟道SOI MOSFET的性能,包括短沟道效应、电流驱动能力、器件尺寸等特性,获得了栅的数目与短沟道SOI器件的性能成正比的结论.介绍了两种新的短沟道
地市局长话百期南昌市审计局袁蔚秋局长:《江西审计》伴随着审计工作发展,至今年第九期已发行100期。百期岁月她始终是我工作中的良师益友。第一次和《江西审计》接触我便喜欢上她
当前农业综合开发资金使用中普遍存在的问题□谬志强通过近两年我局对农业综合开发资金的审计情况看,当前农业综合开发资金普遍存在以下问题:一、地方配套资金等到位不及时。如
塑造企业核心竞争力是企业管理工作的核心,企业要立于不败之地、长期生存和不断发展,就必须要提高自身的核心竞争力。本文拟从企业文化建设、优化管理措施、改进人力资源管理、
介绍了一种高速CMOS闪烁型(并行)A/D转换器的设计.采用分块化设计的方法,分别对各个模块的参数指标进行优化,并通过数字方法进行修正,实现了很高的信噪比.芯片的工作电压为1.
近期,区档案局开展了以“留存历史记忆”为主题的档案征集活动,定向征集拆迁区——北辛安地区生产、生活老物件,通过前期调研、跟踪走访、整合线索,区档案局在铁新社区、大街社区
设计了一种全差分、增益增强CMOS运算放大器.该放大器由三个折叠式共源共栅运算放大器组成,可用于12位40 MHz采样频率的流水线A/D转换器.详细分析了折叠式共源共栅运算放大器