论文部分内容阅读
相关器是高动态GPS接收机的关键组成部分.利用FPGA技术,研制了高动态GPS 12通道半定制相关器芯片,阐述了相关器的总体结构设计以及各模块的详细设计.采用模块化设计思想,重点设计了跟踪通道模块、时基发生器模块、寄存器组模块和地址译码模块.各个模块通过VHDL语言在FPGA中实现.实验结果表明:理论分析与实验结果是吻合的,研制的相关器配合TMS320C6713工作稳定,能够满足接收机速度为12km/s、加速度为10g、加加速度为10g/s的高动态指标.