论文部分内容阅读
我们开发了一种CMOS模拟连续时间延迟线,它是由级联的一阶电流域全通滤波器节组成的。每个全通滤波器节由多个CMOS晶体管和一个电容器组成,其工作原理是以饱和MOS晶体管的平方律特性为基础的。每个滤波器节的延迟时间既可以由外加电压来控制,也可利用一个控制系统使其锁定到一个外加参考频率上,控制系统应具有大的俘获范围。我们对两种电路进行了实验验证。一种电路是由26个相同的全通滤波器节组成的集成级联延迟线,另一种是制作在两个相同的片上全通滤波器节周围的频年锁定系统试验电路。