通过电路仿真降低无线回程成本

来源 :电子设计应用 | 被引量 : 0次 | 上传用户:muzhou22
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
无线收发器基站(BTS)回程连接的数据速率要求在不断增长,而千兆以太网连接的成本不断下降。结果,IP/以太网回程技术成为新基站的首选。然而,对于采用了时分复用(TDM)连接的大量基站,运营商不得不支付高昂的TDM线路租费,但是,可以使用电路仿真服务(CES),通过在相对低廉的以太网上传送信号来降低成本。对于任何CES应用,链路远端的时钟恢复都是很大的挑战,网间功能(1WF)模块需要支持差分以及自适应时钟恢复。对于要求更高的应用,例如无线基站同步,运营商可以采用混合时序发生器(HTG)技术。本文详细讨论CE
其他文献
MIPS科技首款嵌入式多线程和多处理器可授权IP核MIPS32 1004K一致处理系统(CPS,Coherent Processing System)新鲜出炉。该CPS克服了一直以来因存储限制和访问延迟导致的嵌入式系
德州仪器(TI)推出首款45nm 3.5G基带与多媒体处理器,该器件样片于2007年第4季度起开始提供给无线客户。这款45nm无线数字与模拟设计平台将数亿个晶体管集成在12mm×12mm封装
卡西欧公司推出的数码相机EX—F1实现了卓越的超高速拍摄性能,每秒钟可以连续拍摄60张600万像素的照片,并能以H.264格式拍摄1080/60i或1200fps(分辨率为336×96)的视频。最近,《
继UMPC之后,以x86架构处理器为主导的MID(移动互联网设备)已经被多家厂商提上议事日程,并且在2008年正式启动。无论是厂商还是广大消费者,似乎都在期盼将笔记本电脑放进口袋的时代
本文是系列文章中的第二篇,主要介绍改进的第二代和第三代sRIO器件,以提高3G+基带处理能力的方法。第一篇文章(刊登于本刊2008年7月总第67期)主要谈到sRIO如何充当基带系统的基础
无线通信的发展将会从技术演进成为资源,就像我们日常生活中的水和电一样。不过,要达到这一目标,业界必须克服移动设备中一些重大的设计挑战。我们关注的重点往往是网络技术标准
引言 信号接收器系统的设计师常常需要进行系统性能的级联链路分析(从天线一直到ADC)。在链路分析中,噪声是一个至关重要的参数,它限制了接收器的总体灵敏度。对系统拓扑结构来说
Octasic近期面向基于IP的语音、视频和数据应用推出下一代多核网关DSP平台一Vocallo。该平台以Octasic专有的DSP内核体系结构Opus为基础,允许通过传统的编程模式实现行业中最
随着指纹采集传感器件和DSP、CPLD技术的发展,自动指纹识别技术正向着小型化和嵌入式方向发展。本文运用现代技术,设计出指纹识别系统硬件原理图并制作了硬件电路板,设计了系统
本文是系列文章中的最后一篇,主要讨论改进第二代和第三代sRIO(串行RapidIO)器件,以提高3G+基带处理能力的方法。第一篇文章(刊登于本刊2008年7月总第67期)主要讨论了sRIO如何充当基