论文部分内容阅读
该文采用最新的基于EAPR的动态部分重构的方法,利用IP核构建片上系统的思想,设计出PowerPC405加FPGA的硬件平台设计可重构系统,FPGA采用CompactFlash配置方式,由硬核处理器PPC405控制内部配置访问接口实现动态部分可重构。该设计实现了硬件资源的时分复用,提高了FPGA的利用率,缩短了重配置时间,并在VirtexⅡPro FPGA上进行了功能验证。