论文部分内容阅读
设计了一种应用于超高频射频识别(UHFRFID)阅读器的A∑Fractional-N频率综合器。该频率综合器采用开关电容阵列结构实现了调谐范围为750—950MHz的压控振荡器,使用电流模式逻辑(CML)结构D触发器实现了7—8双模预分频,频率精度设计为1.98kHz,电路基于UMC0.181xm2层多晶6层金属CMOS工艺实现,芯片面积为1700μm×1950μm。仿真结果表明系统建立时间小于1001xs。系统相位噪声的Matlab仿真结果为-115dBc/Hz@500kHz。测试结果显示电源