论文部分内容阅读
在这篇文章中,一个二阶△∑时间数字转换器被提出以获得高的分辨率和宽的信号带宽.所提出的时间数字转换器采用了基于时间域运算电路如时间寄存器、时间加法器等构成的时间域误差反馈滤波器的单环结构.采用SMIC 28 nm工艺设计,Spectre仿真结果表明噪声底约为-84 dBps2/Hz,等效到50 Msps没有噪声整形的TDC的分辨率约为1.5 ps,功耗取决于输入时间间隔,在测量间隔1 ns时功耗约为1.24 mW,测量范围可达7.5 ns.