论文部分内容阅读
该文理论推导了针对3mm波段线性调频连续波信号源高线性度的校正方法,提出了实时数字式闭环线性校正方案,解决了可编程逻辑器件(FPGA)实现中遇到的精度和时间变量2个关键问题,完成了VHDL语言的软件设计;通过计算机软件进行了基于FPGA的功能仿真.结果表明:该数字校正网络具有实现方便、校正后线性度高达0.24 ‰和具有较好的实时处理能力的特点;验证了FPGA实现该校正网络的可行性.