论文部分内容阅读
为了解决LVDS信号在远程传输过程中(一般大于100m时)出现的信号衰减、丢数、误码等问题,延长系统间信号传输的距离,提出了一种基于DS92LV18LVDS串行/解串器的中继电路的设计。该中继电路通过接收LVDS信号,并对其进行解串后再次串化输出,实现对信号的加强,从而延长信号传输的距离,并提高信号传输的可靠性。该设计采用FPGA作为中心逻辑控制模块。实际测试结果表明,该电路能很好的解决信号在远程传输过程中出现的上述问题,且该电路体积小巧,连接方便,具有较强的实用性。