论文部分内容阅读
对高频率数据总线运行下的移动终端PCB设计进行了论述。为了便于分析,引入了时序系统机理介绍。同时对高性能移动终端PCB设计中最重要和必需的布线设计部分进行了深入的关注。结合延迟控制技术对数据总线优化公式中的延迟预测和噪声裕量做了一定的讨论。最后,通过常用器件参数得到商业可用的DDR SDRAM设计参考并使用HyperLynx进行了眼图模板仿真验证。