搜索筛选:
搜索耗时2.7202秒,为你在为你在102,285,761篇论文里面共找到 9 篇相符的论文内容
类      型:
[学位论文] 作者:彭春干, 来源:北京大学 年份:2008
视频压缩编码标准及其ASIC实现是近年来视频领域和IC设计领域的研究热点。H.264/AVC是ITU和ISO联合推出的最新国际视频编解码标准,它集中了近些年来视频编解码领域内的一系列...
[期刊论文] 作者:刘言,赵伟程,彭春干, 来源:中国电子科学研究院学报 年份:2020
地球外的太空空间无边无际,但在地球静止轨道之下的空间中可用于人类经济活动的频率、轨位等资源却是有限的。随着人造卫星、太空垃圾等空间物体数量的急剧增加,用于人类活动...
[期刊论文] 作者:彭春干,于敦山,曹喜信,盛世敏,, 来源:北京大学学报(自然科学版) 年份:2007
针对H.264视频编码标准关键技术52级标量量化的VLSI实现中,综合考虑速度和面积因素,传统结不适用H.264在高速高并行编码应用中的实时要求,通过采用部分CSD码无符号压缩移位加...
[期刊论文] 作者:彭春干,于敦山,曹喜信,盛世敏,, 来源:计算机辅助设计与图形学学报 年份:2008
以硬件代价优化为目的,对H.264宏块级的VBSME SAD VLSI结构进行了详细的分析,提出一种像素平滑重采样的SAD算法及其VLSI结构.该算法先将当前块和参考块像素划分成2×2的子块进行平滑和重采样,再进行7种可变块大小的SAD运算,以有效地降低SAD运算中级联加法器的深......
[期刊论文] 作者:彭春干,于敦山,曹喜信,盛世敏, 来源:北京大学学报:自然科学版 年份:2007
针对无线视频通讯H.264编码器关键技术VBSMEVLSI实现,提出了一种低复杂度结构,该结构由宏块输入缓存器,17×16蛇形扫描寄存器阵列,8×8PE阵列,4×4SAD加法树和四步可变...
[期刊论文] 作者:彭春干,于敦山,曹喜信,盛世敏, 来源:北京大学学报:自然科学版 年份:2008
针对H.264视频编码标准关键技术52级标量量化的VLSI实现过程中,传统结构的速度和面积不能有效满足H.264在高速高并行编码应用中的实时要求,通过采用部分CSD码无符号压缩移位...
[期刊论文] 作者:彭春干,于敦山,曹喜信,盛世敏,, 来源:北京大学学报(自然科学版) 年份:2007
针对无线视频通讯H.264编码器关键技术VBSME VLSI实现,提出了一种低复杂度结构,该结构由宏块输入缓存器,17×16蛇形扫描寄存器阵列,8×8PE阵列,4×4SAD加法树和四步可变块运...
[期刊论文] 作者:彭春干,于敦山,尚天秀,盛世敏, 来源:北京大学学报:自然科学版 年份:2007
描述了一种针对高精度要求的二阶ΣΔA/D转化器抽取滤波器设计和硬件实现的解决方案;提出了一种能够实现2倍抽取的通用无乘法器硬件实现结构,该结构能有效实施半带滤波器和其...
[期刊论文] 作者:彭春干,于敦山,尚天秀,盛世敏,, 来源:北京大学学报(自然科学版) 年份:2007
描述了一种针对高精度要求的二阶ΣΔA/D转化器抽取滤波器设计和硬件实现的解决方案;提出了一种能够实现2倍抽取的通用无乘法器硬件实现结构,该结构能有效实施半带滤波器和其...
相关搜索: