Booth乘法器相关论文
随着大数据、云计算、物联网等技术的兴起,终端设备在硬件开销和供电方面面临巨大挑战,对于新型高效低功耗运算单元的需求日益迫切。......
该文介绍了DVB-C标准兼容的QAM接收机中码定时恢复电路的算法、结构研究和设计,可以用于高清晰度电视(HDTV)接收机.这个定时恢复电......
介绍了视频压缩国际标准MPEG2(MovingPicturesExpertGroup)中有关逆量化的算法,设计了一种适用于MPEG2视频解码的逆量化器VLSI结构,并用VHDL语言进行了仿真。采用改进的高速Booth流水线乘......
通过对BOOTH型乘法器、高速加法器结构和CSD编码滤波器结构的深入研究,开发出一种新型高速CSD编码滤波器结构.采用此结构实现了正......
设计了一种新型可重构BOOTH乘法器.该乘法器在BOOTH编码、部分积生成、部分积压缩和最终加法器的设计中都充分考虑了可重构的需要,......
为了减小乘法器量化噪声对认知无线电信道检测性能的影响并节省芯片面积,提出一种高精度的固定位宽基-4Booth(FBB-4B)乘法器结构.该......
在余数系统中,2n-1是一种最普遍应用的模,文中提出一种改进方法来设计修改模2n-1 Booth乘法器.当n为偶数时,将比以往方法减少很多部分......
本文提出了一种通过近似因子来实现精度可调的近似Booth乘法器的设计方法,并利用归一化的平均误差距离及功耗延时的乘积来评估近似......
RSA硬件的执行效率主要取决于模幂运算的实现效率。该文旨在介绍一种引入中国剩余定理加速私钥操作,并采用Rarret模缩减方法,避开除......
介绍了视频压缩国际标准MPEG2中有关逆量化的算法,设计了一种适用于MPEG2视频解码的逆量化器VLSI结构,并用VHDL语言进行了仿真、采用改进的高速Booth流水线乘......
通过对BOOTH型乘法器、高速加法器结构和CSD编码滤波器结构的深入研究,开发出一种新型高速CSD编码滤波器结构。采用此结构实现了正......
在分析改进Booth算法双字节(16 bit)乘法器的基础上,提出一种并行的乘法器结构,并且在最后的快速进位链中运用了新的设计,提高了乘......
针对24位BOOTH乘法器核的可测性问题,提出了一种有效的BIST(built-in self-test)设计方案.这种方案只需要对乘法器进行少量的改动,......
In this work, power efficient butterfly unit based FFT architecture is presented. The butterfly unit is designed using f......
作为数字信号处理领域的基本运算单元,乘法器在其中起到了至关重要的作用。本文设计了三种基于FPGA的数字乘法器模块,包括传统乘法器......
随着集成电路制造技术的发展,芯片的速度和集成度不断提高,功耗密度显著增大,同时为了延长手持设备中电池的使用时间、降低芯片的封装......
随着半导体行业的飞速发展与纳米级的制造工艺的到来,集成电路芯片设计上能运用更为复杂的电子系统,来满足目前高性能的集成电路芯......
本文提出了一种新型的高速滤波器结构 ,此结构的核心是一种独特的乘加单元 .该乘加单元是通过对BOOTH型乘法器与高速加法器结构的......
可重构硬件作为一种新的高性能硬件系统解决方案,它具有优越的性能和灵活性,是通用处理器和ASIC的折衷。通用处理器基于软件编程而......
以往异步电路在FPGA上的设计验证采用HDL设计的Muller门搭建电路,在实现时需要手动布局布线来完成时序约束,设计繁琐复杂.对此完善......