多米诺逻辑相关论文
本文提出了一种基于多米诺逻辑阵列的现场总线接收机实现方法。现场总线通讯控制器是一种用于实现物理层通讯协议专用芯片,其性能......
随着集成电路的迅速发展,软错误的问题已经不可忽视,而多米诺逻辑作为集成电路里的基本单元,也是较容易受到空间粒子轰击产生软错......
本文设计实现了两种动态高扇入电路结构,第一种结构将传统多米诺逻辑中的NMOS下拉网络分为多个块,有效地降低了动态节点的电容,并......
多级电路的快速实现一般由动静相间结合的多米诺电路方法实现,但动态电路的N型动态门是由一个下拉网络(PDN)与一个时钟控制的N管(M......
动态电路的概念自20世纪80年代被提出来,因其具备晶体管数目少、扇入电容小、跳变速度快、流水开销小等优点,而被广泛应用于各种高性......
基于64位基4的Kogge-Stone树算法原理,采用多米诺动态逻辑、时钟延迟多米诺和传输管逻辑等技术来设计和优化并行前缀加法器的结构,......
在研究了45nmCMOS工艺下晶体管泄漏电流特性的基础上,提出了一种可以同时减小多米诺逻辑电路亚闻值和栅极氧化层泄漏功耗,带有NMOS睡......
实现快速、低功耗以及节省面积的乘法器对高性能微处理器(例如DSP和RISC)而言是至关重要的.文中详尽论述了新型的增强型多输出多米......
设计实现了一种改进的高扇入多米诺电路结构.该电路的nMOS下拉网络分为多个块,有效降低了动态节点的电容,同时每一块只需要一个小......
主要对导致动态CMOS多米诺电路失效的原因进行详细的描述,并讨论了解决电路失效问题的若干方案,从而有效地提高了动态CMOS多米诺逻......
加法运算是算术逻辑运算单元(ALU)中最基本的运算,加法器电路是CPU中重要运算电路。它的速度、面积和功耗的优化对改进高性能集成......
随着集成电路以超摩尔定律的速度飞速发展,在推动信息产业不断进步的同时,由于集成度和复杂度的不断提高,面积和功耗已成为限制集成电......
超大规模集成电路的飞速发展带动着信息产业不断进步,然而,由于集成度和复杂度的增加,集成电路功耗和面积的问题也日益凸显。绝热电路......
为了提高算术逻辑部件的性能,采用多米诺逻辑和偏斜逻辑门的电路结构,结合并行前缀加法器的优点,设计实现了一款64位高性能整数加......
通过对逻辑混淆电路和物理级伪装技术的研究,提出一种能防御逆向工程的多米诺逻辑混淆电路方案。该方案首先利用接触孔的虚实性,设计......