论文部分内容阅读
提出了一种以FPGA为平台,对基于SiSoC处理器的SoC设计进行功能验证的方法。基于SiSoC处理器的SoC设计采用MBA总线作为片上总线,将SiSoC处理器与各个IP核以及外部存储子系统相连接。基于FPGA的验证平台,可以极大地加快验证进度,缩短SoC设计的开发周期,使SoC设计产品可以更早地推向市场;同时,可以在设计的早期就能进行软件的开发和验证,并进行软硬件的协同验证,可以及早发现系统集成过程中的问题,从而达到加快芯片的开发速度、提高成功率的目的。