基于FPGA的DDR SDRAM控制器的设计

来源 :中国电子学会第十四届青年学术年会 | 被引量 : 0次 | 上传用户:konlee53
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
本文详细分析了DDR SDRAM控制器的结构和关键技术,提出了一种适用于多用户的DDR SDRAM控制器的设计方案,使用Verilog语言在Modelsim 6.0上通过仿真验证,在Quartus Ⅱ5.0上通过综合,最后在Altera FPGA上加以实现,该控制器具有适用性广、可靠性高、操作简易等优点。
其他文献
李惠堂,1905年9月出生于香港,祖籍为广东省梅州市五华县的粤籍客家人,是建筑巨商李浩如的第三子。李惠堂从小就酷爱足球活动。6岁时,其父把他送回原籍梅州市五华县锡坑乡老楼
IP核复用技术能大大地提高芯片设计效率缩短设计周期。本文首先介绍了IP核的概念和分类,接着分析了IP核设计和复用的一些关键问题,最后探讨了国内外IP核复用当前的形势和挑战
曹文轩,1954年生于江苏省盐城农村。1974年入北京大学中文系读书,现为北京大学中文系教授和现当代文学博士生导师。中国作家协会全国委员会委员,北京作家协会副主席,中国少年
无铅转移给生态环境带来积极影响的同时也给电子产品制造商带来了一系列的可制造性与可靠性问题。本文阐述了无铅转移对元器件、印制电路板、焊接工艺及焊接设备的影响,集中
铜质关节、波导类波传输零件经电镀银,在存放、使用过程中出现不同程度的蓝绿色锈蚀点,经分析:锈蚀产物为铜的氧化物;并对产生的原因进行一定的分析,解决此问题。
本文基于1.8V 0.18μm CMOS标准工艺设计了一种应用于LVDS(Low Voltage Differential Signaling)的高速低功耗8位并串转换器,融合了并行结构和树型结构的优点,半频时钟驱动,最
随着系统芯片(SoC)复杂性的提高,在验证上的投入迅速增加,各种验证技术应运而生,SoC芯片的软硬件协同验证技术更吸引了IC从业人员的注意力。本文比较了基于虚拟原型机的和基
会议
本文提出了一个基于表面势的耗尽层电流计算新方法,由于LDMOS结构的特殊性,其漂移区电流受到源漏栅电势的综合影响,难以确定。在现有的诸多模型中,常常将等漂移区等效为电阻,
本文提出了一种S波段梳状线滤波器型PIN开关的结构原型,它具有隔离度高,损耗小和结构紧凑的特点,并且介绍了PIN管的RF特性以及PIN开关的工作原理,同时加工了一个S波段的PIN开
本文设计了一种适合于MPEG-2视频的固定字长解码器,根据码流特点和解码系统要求,提出一种新的解码方式,采用了桶式移位器,每个时钟可解出一个码字,用verilog语言进行描述和仿