论文部分内容阅读
介绍FIR数字滤波器理论及常见的实现方法,提出一种基于FPGA(现场可编程门阵列,Field-Programma-ble Gate Array的实现方案。该方案主要是用改进的分布式算法(DA)来代替乘法运算,并通过FIR数字滤波器的对称结构、FPGA查找表的拆分、偏移二进制编码(OBC)来优化硬件结构,并利用ISE9.1软件、Matlab 2009a软件进行协同仿真验证。仿真结果表明此种方案实现的FIR数字滤波器具有速度快、占用资源少等优点,其性能优于传统的DA算法实现的FIR数字滤波器性能。