5.1基于DSP的雷达信号主分选实现

来源 :全国第十一届信号与信息处理、第五届DSP应用技术联合学术会议 | 被引量 : 0次 | 上传用户:wwwlucky2
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
现代电子战争中,如何在复杂、密集的电磁环境中正确分选出雷达辐射源的各种参数,成为关键。本文介绍了几种基于PRI的雷达主分选的方法,并通过TI公司的DSP芯片,完成对雷达信号的主分选.
其他文献
Stateflow是MATLAB提供的一个为建模和仿真事件驱动系统的集成的设计工具。本文利用Stateflow可支持状态转换机制和自动生成c程序的功能,对Stateflow在信道编解码中的作用进行研究,摸索出一条完整的在信道编解码中使用Stateflow自动生成代码的道路,并测试了此方案的性能,评估了本方法的可行性和有效性。
GJB289A总线系统在军事平台上的应用越来越广泛,本论文设计了基于多功能仿真测试卡和虚拟示波器卡的GJB289A一体化监控测试系统,它可以实现总线消息实时监视分析,总线通信协议性能测试及电气特性测试多种功能,在总线网络性能测试,故障检测方面发挥重要的作用。
无线数据传输是一种广泛应用于航空领域的数据传输方式。由于短波和超短波所具有传播距离远、所需发射功率小、设备成本低等特点,这种传输方式的重要性逐渐显露出来。本文简要介绍了一种对于航空领域的无线数传设备进行仿真和传输性能测试的软件。
相对于伪随机序列PN码,混沌序列码具有较好的自相关和互相关性能,它有望替代PN码在直序扩频通信系统中得到应用,以提高通信系统的容量及性能。本文以Logistic映射为例,分析了它作为扩频序列的特征,然后采用了m序列对Logistic映射进行异或扰动的方法来构造混沌序列,并在FPGA硬件平台上实现了直接序列扩频,在实践中证实了混沌序列用于扩频通信的可行性。
随着FPGA的性价比不断提高,及FPGA具有可配置性,FPGA实现FFT处理器具有很多优势。本文描述了一种使用FPGA实现FFT处理器的方法,基于按时间抽取(DIT)基-4算法,采用4组RAM并行为蝶型单元提供数据,使用交换器对数据进行重行排序.实验结果表明本方案保证了运算正确性、运算精度和实现复杂度。本文同时提出了两种改进的设计思路以及方法,单级并行方法及全流水线方法,可以使处理器获得更高处理速
介绍了基于FPGA的GPS干扰源中频模拟波产生的设计思路、原理、方法,通过控制单元可控制选择生成单频干扰,扫频干扰或是宽带干扰,并且可改变各个干扰的增益。
本论文提出一种了全数字直接序列扩频基带调制系统的实现方案,采用Verilog HDL语言,Altera 公司的集成开发环境Quartus Ⅱ和Stratix EP1S25芯片具体实现了这个扩频基带调制系统,重点介绍了成型滤波器和基于流水线式CORDIC算法的QPSK调制器的设计.本设计将多种功能集成在一片大规模FPGA芯片上,实现了高度集成化、小型化,参数可调化。
针对现在通用的ITU.656视频格式,提出基于FPGA的数字视频叠加的实现方法。本文从ITU.656格式的数字视频格式入手,分析硬件结构,并对其中的难点进行详细分析,最终实现实时的整屏图像任意位置叠加。
介绍了干涉仪测向的基本原理、误差分析、以及五信道相关干涉仪测向系统的基本组成和专用PDSP16510、PDSP16330处理器和TMS320C30在系统中的应用。
通过研究无线通信中的典型算法,提出了一种用于无线通信的数字信号处理器(DSP)结构。此DSP为无线通信设计了专门的中央处理单元(CPU),并通过维特比算法对DSP的性能进行了评估。该结构用Verilog HDL语言进行RTL描述,用TMSC 0.25μm标准单元庠综合,最高工作频率1、07.9 MHz.仿真结果显示,此结构有着良好的速度特性,而且结构简单,芯片面积小。