论文部分内容阅读
精简指令集计算机(RISC)CPU在通信、控制等领域得到广泛应用。对RISC_CPU进行研究,采用自上向下的设计方法进行设计,用硬件描述语言Verilog进行代码编写,并对编写的 RISC—CPU代码进行仿真验证和FPGA验证,以实现RISC—CPU。实现的自主RISC—CPU可以进行 FPGA应用,有着广阔的应用前景。