论文部分内容阅读
本文提出了一种SIMD(单指令流多数据流)并行多核VLIW(超长指令字)处理器的时钟精确模拟器实现技术.该技术能以较小的代价对SIMD并行多核结构进行详细的建模,此外,该技术采用面向对象的建模方法,使得模拟器结构比较灵活,易于适应硬件设计上的可伸缩性.该技术已成功应用到X64流处理器的模拟器实现中,取得了很好的效果,为体系结构验证提供了有力支持.