论文部分内容阅读
随着遥感成像技术的飞速发展,遥感图像的分辨率越来越高。海量的图像数据给有限的卫星储存容量和传输带宽带来了巨大的压力,而图像压缩编码技术被认为是解决这一问题的必要手段之一。2005年,国际空间数据系统咨询委员会推出了标准号为CCSDS122.0-B-1的CCSDS-IDC图像压缩算法。该算法具有较低的复杂度,支持硬件快速低功耗实现,可广泛应用于太空任务中。CCSDS-IDC图像压缩算法由离散小波变换和比特平面编码器构成,其中比特平面编码器是CCSDS-IDC算法的关键部分,其硬件实现是整个系统的处理速率和资源开销的瓶颈所在。本文提出并实现了一种结合流水线技术的并行比特平面编码VLSI结构,在对所有比特平面高速并行编码的同时,应用流水线技术对部分逻辑电路进行了复用以节省硬件资源。该结构在Xilinx XC2V3000FPGA上得以实现,实验结果表明,与已有的硬件结构相比,该结构提高了系统吞吐率并降低了硬件资源开销。