论文部分内容阅读
数字阵列雷达(Digital Array Radar)可以工作在包括单发单收(SISO)、单发多收(MISO)和多发多收(MIMO)等多种工作模式下,凭借其工作模式的灵活性,数字阵列雷达系统可以联合运用相控阵技术和MIMO(Multiple-Input Multiple-Output)技术,并针对各种复杂工作场景下,实现两种技术的优势互补。近年来,基于全数字阵列雷达完成弹载多目标搜索/跟踪/寻的一体化导引头技术正在逐渐从理论研究走向实际工程应用。本文通过对弹载数字阵列雷达信号处理算法及实现进行研究,完成的主要工作如下:1、从数字阵列雷达技术基本工作原理切入,构建了各个工作模式下的雷达目标回波模型,实现了各种回波模型下的信号处理算法仿真。并针对电子战飞机释放的旁瓣压制干扰及拖曳式诱饵干扰,重点研究了相控阵模式下基于子阵级的抗主旁瓣干扰技术,为后续的弹载数字阵列雷达信号处理算法在FPGA(Field Programmable Gate Array)上实时实现提供了理论支撑。2、从FPGA开发平台入手,研究了基于System Generator及HLS(High-Level Synthesis)的FPGA高级综合技术,结合实际雷达系统,利用该技术快速搭建并验证了包括正交数字下变频、相控阵静态波束形成、脉冲压缩、MIMO波束形成及匹配滤波器组的联合处理、基于LCMV(linearly constrained minimum-variance)的自适应抗旁瓣干扰等通用弹载数字阵列雷达实时信号处理模块的功能。3、结合弹载数字阵列天线研究分析了基于子阵的方向图设计,侧重分析了弹载数字阵列雷达信号处理在相控阵模式及MIMO模式下的处理流程,开发了基于MALAB GUI设计的弹载数字阵列雷达信号处理软件(包含上位机),用于演示及分析信号处理的整个过程。最后,搭建中频模拟多通道数字阵列雷达实验测试平台,通过多通道雷达目标信号回波模拟器以产生测试激励源,对FPGA+DSP的并行处理架构硬件平台进行实验验证,实现弹载多通道数字阵列雷达系统的实时信号处理。