论文部分内容阅读
近年来,随着5G以及物联网的兴起,人们对以太网通信的数据传输速率的要求越来越高,相应地,背板通信作为以太网通信的主要通信方式也在迅速发展,而作为背板通信的重要一环,背板信道的重要性正逐渐引起人们的重视。在这种背景下,以往的信道规范在指导信道制作时往往会导致过度设计,因此研究合适的信道特征表示方法具有重要的应用价值。本文首先研究了高速串行链路的信号完整性,接着介绍了用于消除码间干扰的均衡器,在次基础上引入了评估信道的一个重要参数:信道工作容限(COM),然后进行了基于COM的高速串行链路的建模以及仿真。首先是通过改变COM模型中的封装传输线长度以及串扰模拟不同的信道仿真COM对于不同影响因素的变化情况,接着通过对传统的基于BER的眼图分析工具进行参数调整使得其能够与COM进行比较,进而分析COM以及眼图分析工具在评估信道时的异同,得出COM分析信道的有效性。最后通过改变NRZ情况下串行链路的配置,包括封装、TX均衡器、RX均衡器以及噪声和抖动的模型以使COM模型能够满足PAM4信令情况下的传输要求,给出了25GBd速率下的PAM4串行链路的参考设计,进而使链路传输的信号速率提高一倍。除此之外,本文还介绍了基于TSMC 90nm工艺的20Gb/s的判决反馈均衡器(DFE)。通过对不同的DFE结构进行分析比较,选取了半速率预处理DFE结构作为本文的DFE结构。前仿结果表明,经过背板信道的20Gb/s伪随机序列,码间干扰严重,眼图基本已经闭合,在经过DFE均衡之后,信号得到恢复,眼图得到了一定的改善,表明本文的DFE能够减小码间干扰,提升信号质量,改善信号眼图。在信号速率不断增加的背景下,本文研究的内容对于高速系统设计有一定的指导作用,对系统工程师和芯片工程师的合作设计提供了一个重要的平台。