论文部分内容阅读
频率合成器是现代电子系统的重要组成部分,在通信、雷达和导航等设备中都有着广泛的应用。直接数字频率合成技术(DDS)虽然具有频率分辨率高、输出相位噪声低的优点,但存在杂散差、输出频率低的缺点;锁相环频率合成技术(PLL)在输出频率步进比较小时相位噪声较差,但是它对杂散的抑制性能较好、输出频率高。DDS+PLL混合频率合成技术能综合两者的优点,已成为现今频率合成领域的重要研究方向。DDS+PLL的研究集中在锁相倍频方式,这种方式结构相对简单,但存在DDS相噪与杂散恶化的问题,当输出频率高时尤为突出,且频率分辨率随倍频数的不同而变化。针对现有技术方案中分辨率、捷变速度与杂散几个主要技术指标存在的制约,本文基于内插混频的思想,提出一种新的基于DDS+PLL的高性能VHF段频率合成器。该合成器利用DDS的输出与PLL反馈回路中压控振荡器(VCO)的输出混频。本文的主要贡献如下:1、DDS+PLL内插混频方案大大简化了频率合成器的结构,并使频率分辨率达到DDS级,且同时具有较快的频率捷变速度;频率分辨率不随倍频数变化,在整个输出频段一致或无需重新调节;DDS的信号没有经过锁相倍频,故防止了DDS相噪和杂散恶化的问题;2、DDS+PLL内插混频方案除了要解决好DDS、PLL、混频、放大模块的设计及匹配外,难点在于高频带通滤波器的实现。本文设计了“滑动”LC谐振滤波器,该滤波器利用VCO的控制电压,使滤波谐振点与输出频率同步,有效的解决了混频后信号的滤波。本文设计的频率合成器输出频率在89.6~110.4MHz,分辨率达1Hz,相噪优于-90dBc /Hz@10kHz。