论文部分内容阅读
随着科技的发展及战争的需要,导弹武器系统中电子设备越来越多,越来越复杂。“十一五”期间,我国新型导弹武器系统的研究取得快速发展,弹上计算机的处理速度也得到大幅度提高。如今,数据通信速度已成为限制控制精度的瓶颈。伴随着导弹上电子设备的分工越来越细,迫切需要快速完成各电子设备之间的数据传输。本文就结合某背景预研型号集成处理机硬件平台课题,研究IEEE1394b总线在弹载集成处理器上的应用。 该集成处理器图像信息处理部分以高性能的DSP+FPGA技术为核心,主要由DSP、FPGA、复位电路、存储器等组成。为满足图像处理之后的数据高速传输要求,在充分研究IEEE1394总线的拓扑结构、编码和解码方式、传输介质访问与控制、帧和符号处理、时钟同步等部分后,充分掌握了IEEE-1394总线的核心机制和响应方式,并完成了1394b总线通信芯片原理样机的设计实现。为满足新型武器系统对数据吞吐能力和安全性的要求,在该样机上验证高速总线的实时、快速和容错特点。 本论文基于对IEEE1394b总线协议层的分析研究,应用FPGA技术开发总线协议链路层IP核,设计适合弹上应用的高速总线协议控制器。采用FPGA实现弹上高速总线的协议控制器,可以提高总线通信的可靠性与速率,满足未来武器轻小型化的发展需求。该协议控制器主要实现了异步传输处理,包括实现异步发送器、异步接收器以及高速串行CRC校验等关键技术。本文在充分研究异步收发器的基础上给出了其技术实现途径,并进行了仿真结果分析。