论文部分内容阅读
随着网络时代的到来,海量数据的传输、高清图像的处理、网络通信等应用对通信系统带宽的要求越来越高,高速串行通信技术越来越成为国内外研究的热点。在整个高速串行系统中,时钟数据恢复电路占据着重要的地位,也是提升系统速率的主要瓶颈。本文研究了全数字时钟数据恢复电路的设计,该时钟数据恢复电路采用0.18μm CMOS工艺设计,当输入速率为2.5Gbps的伪随机数据时,能够恢复出1.25GHz半速率时钟以及对应的两路速率为1.25Gbps的数据。电路采用半定制电路与全定制相结合的方法设计,其中鉴频器、鉴相器、数控振荡器、锁定指示电路以及分接电路单元为全定制方法实现,相位锁定及抖动压缩模块为半定制方法实现。鉴频器采用了概率增强电路提高了检测频率的正确性,数控振荡器则采用四级环形差分单元的结构,使得输出频率与数控振荡器调谐字之间的线性度更好并且采用快速锁定算法模块来加速整个系统的锁定过程。初步锁定后,为了进一步减小输出时钟的抖动,在环路中还加入了抖动压缩滤波器。该电路已完成了版图设计并流片,芯片面积为0.46×0.56mm2,其中核心面积为0.23×0.34mm2。后仿真结果显示全数字时钟数据恢复电路输出时钟的抖动小于30ps,在1.8V电源电压下,其功耗小于12mW,满足设计要求。本文还采用0.13pμm BiCMOS工艺设计了宽范围数控振荡器。首先根据宽频率范围的要求确定了数控振荡器的基于三态门反相器多路并联结构,并根据工艺特点选择了BiCMOS的N型反相器作为延时单元;之后根据设计要求确定了粗调谐及细调谐字的位数,最后完成了版图的设计与后仿真。数控振荡器的后仿真结果显示其振荡频率范围为1.5GHz到4.5GHz,输出频率为4.5GHz时,抖动小于5ps,其起振时间小于10ns,满足设计要求。在当前各种通信系统的带宽不断增加的情况下,本文设计的全数字时钟数据恢复电路对于高速串行链路接收机的实现有重要的意义,所研究的宽范围数控振荡器对于时钟数据恢复电路以及频率综合器的全数字化有着实际的应用价值。